

# INTERNATIONAL STANDARD

# NORME INTERNATIONALE



**Mechanical standardization of semiconductor devices –  
Part 6-12: General rules for the preparation of outline drawings of surface  
mounted semiconductor device packages – Design guidelines for fine-pitch land  
grid array (FLGA)**

**Normalisation mécanique des dispositifs à semiconducteurs –  
Partie 6-12: Règles générales pour la préparation des dessins d'encombrement  
des boîtiers des dispositifs à semiconducteurs à montage en surface – Lignes  
directrices de conception pour les boîtiers matriciels à plots et à pas fins (FLGA)**

INTERNATIONAL  
ELECTROTECHNICAL  
COMMISSION

COMMISSION  
ELECTROTECHNIQUE  
INTERNATIONALE

PRICE CODE  
CODE PRIX

R

ICS 31.080.01

ISBN 978-2-88912-527-2

## CONTENTS

|                                                                                                                    |    |
|--------------------------------------------------------------------------------------------------------------------|----|
| FOREWORD .....                                                                                                     | 3  |
| 1 Scope .....                                                                                                      | 5  |
| 2 Normative references .....                                                                                       | 5  |
| 3 Terms and definitions .....                                                                                      | 5  |
| 4 Terminal position numbering .....                                                                                | 6  |
| 5 Nominal package dimension .....                                                                                  | 6  |
| 6 Outline drawings and principle dimensions .....                                                                  | 7  |
| 7 Dimensions .....                                                                                                 | 10 |
| <br>                                                                                                               |    |
| Figure 1 – Flange-type FLGA .....                                                                                  | 6  |
| Figure 2 – Rectangle-type FLGA .....                                                                               | 6  |
| Figure 3 – Flange-type FLGA .....                                                                                  | 7  |
| Figure 4 – Rectangle-type FLGA .....                                                                               | 8  |
| Figure 5 – Mechanical gauge drawing <sup>e</sup> .....                                                             | 9  |
| Figure 6 – Pattern of terminal position area <sup>f</sup> .....                                                    | 9  |
| <br>                                                                                                               |    |
| Table 1 – Group 1: Dimensions appropriate to mounting and interchangeability .....                                 | 10 |
| Table 2 – Group 2: Dimensions and tolerances .....                                                                 | 14 |
| Table 3 – Combination list of D, E, M <sub>D</sub> , and M <sub>E</sub> – $\boxed{e} = 0,80\text{mm}$ pitch .....  | 15 |
| Table 4 – Combination list of D, E, M <sub>D</sub> , and M <sub>E</sub> – $\boxed{e} = 0,65\text{ mm}$ pitch ..... | 16 |
| Table 5 – Combination list of D, E, M <sub>D</sub> , and M <sub>E</sub> – $\boxed{e} = 0,50\text{ mm}$ pitch ..... | 17 |
| Table 6 – Combination list of D, E, M <sub>D</sub> , and M <sub>E</sub> – $\boxed{e} = 0,40\text{ mm}$ pitch ..... | 18 |
| Table 7 – Combination list of D, E, M <sub>D</sub> , and M <sub>E</sub> – $\boxed{e} = 0,30\text{ mm}$ pitch ..... | 19 |

## INTERNATIONAL ELECTROTECHNICAL COMMISSION

**MECHANICAL STANDARDIZATION OF SEMICONDUCTOR DEVICES –****Part 6-12: General rules for the preparation of outline drawings  
of surface mounted semiconductor device packages –  
Design guidelines for fine-pitch land grid array (FLGA)****FOREWORD**

- 1) The International Electrotechnical Commission (IEC) is a worldwide organization for standardization comprising all national electrotechnical committees (IEC National Committees). The object of IEC is to promote international co-operation on all questions concerning standardization in the electrical and electronic fields. To this end and in addition to other activities, IEC publishes International Standards, Technical Specifications, Technical Reports, Publicly Available Specifications (PAS) and Guides (hereafter referred to as "IEC Publication(s)"). Their preparation is entrusted to technical committees; any IEC National Committee interested in the subject dealt with may participate in this preparatory work. International, governmental and non-governmental organizations liaising with the IEC also participate in this preparation. IEC collaborates closely with the International Organization for Standardization (ISO) in accordance with conditions determined by agreement between the two organizations.
- 2) The formal decisions or agreements of IEC on technical matters express, as nearly as possible, an international consensus of opinion on the relevant subjects since each technical committee has representation from all interested IEC National Committees.
- 3) IEC Publications have the form of recommendations for international use and are accepted by IEC National Committees in that sense. While all reasonable efforts are made to ensure that the technical content of IEC Publications is accurate, IEC cannot be held responsible for the way in which they are used or for any misinterpretation by any end user.
- 4) In order to promote international uniformity, IEC National Committees undertake to apply IEC Publications transparently to the maximum extent possible in their national and regional publications. Any divergence between any IEC Publication and the corresponding national or regional publication shall be clearly indicated in the latter.
- 5) IEC itself does not provide any attestation of conformity. Independent certification bodies provide conformity assessment services and, in some areas, access to IEC marks of conformity. IEC is not responsible for any services carried out by independent certification bodies.
- 6) All users should ensure that they have the latest edition of this publication.
- 7) No liability shall attach to IEC or its directors, employees, servants or agents including individual experts and members of its technical committees and IEC National Committees for any personal injury, property damage or other damage of any nature whatsoever, whether direct or indirect, or for costs (including legal fees) and expenses arising out of the publication, use of, or reliance upon, this IEC Publication or any other IEC Publications.
- 8) Attention is drawn to the Normative references cited in this publication. Use of the referenced publications is indispensable for the correct application of this publication.
- 9) Attention is drawn to the possibility that some of the elements of this IEC Publication may be the subject of patent rights. IEC shall not be held responsible for identifying any or all such patent rights.

International Standard IEC 60191-6-12 has been prepared by subcommittee 47D: Mechanical standardization of semiconductor devices, of IEC technical committee 47: Semiconductor devices.

This second edition of IEC 60191-6-12 cancels and replaces the first edition, published in 2002 and constitutes a technical revision. This edition includes the following significant changes with respect to the previous edition:

- a) scope is expanded so that this standard include the square type FLGA. The title of this standard has been changed accordingly: "Rectangular type" has been deleted from the title.
- b) ball pitch of 0,3 mm has been added;
- c) datum is changed from the body datum to the ball datum;
- d) combination lists of  $D$ ,  $E$ ,  $M_D$ , and  $M_E$  have been revised.

The text of this standard is based on the following documents:

| CDV         | Report on voting |
|-------------|------------------|
| 47D/784/CDV | 47D/795/RVC      |

Full information on the voting for the approval of this standard can be found in the report on voting indicated in the above table.

This publication has been drafted in accordance with the ISO/IEC Directives, Part 2.

A list of all the parts in the IEC 60191 series, under the general title *Mechanical standardization of semiconductor devices*, can be found on the IEC website.

The committee has decided that the contents of this publication will remain unchanged until the stability date indicated on the IEC web site under "<http://webstore.iec.ch>" in the data related to the specific publication. At this date, the publication will be

- reconfirmed,
- withdrawn,
- replaced by a revised edition, or
- amended.

**IMPORTANT – The 'colour inside' logo on the cover page of this publication indicates that it contains colours which are considered to be useful for the correct understanding of its contents. Users should therefore print this document using a colour printer.**

**MECHANICAL STANDARDIZATION OF SEMICONDUCTOR DEVICES –****Part 6-12: General rules for the preparation of outline drawings  
of surface mounted semiconductor device packages –  
Design guidelines for fine-pitch land grid array (FLGA)****1 Scope**

This part of IEC 60191 provides standard outline drawings, dimensions, and recommended variations for all fine-pitch land grid array packages (FLGA) with terminal pitch of 0,8 mm or less.

**2 Normative references**

The following referenced documents are indispensable for the application of this document. For dated references, only the edition cited applies. For undated references, the latest edition of the referenced document (including any amendments) applies.

IEC 60191(all parts), *Mechanical standardization of semiconductor devices*

IEC 60191-6, *Mechanical standardization of semiconductor devices – Part 6: General rules for the preparation of outline drawings of surface mounted semiconductor device packages*

## SOMMAIRE

|                                                                                                             |    |
|-------------------------------------------------------------------------------------------------------------|----|
| AVANT-PROPOS .....                                                                                          | 21 |
| 1 Domaine d'application .....                                                                               | 23 |
| 2 Références normatives .....                                                                               | 23 |
| 3 Termes et définitions .....                                                                               | 23 |
| 4 Numérotation des positions de bornes .....                                                                | 24 |
| 5 Dimension nominale de boîtier .....                                                                       | 24 |
| 6 Dessins d'encombrement et dimensions de principe .....                                                    | 24 |
| 7 Dimensions .....                                                                                          | 28 |
| <br>Figure 1 – FLGA de type à bride .....                                                                   | 24 |
| Figure 2 – FLGA de type rectangulaire.....                                                                  | 24 |
| Figure 3 – FLGA de type à bride .....                                                                       | 25 |
| Figure 4 – FLGA de type rectangulaire.....                                                                  | 26 |
| Figure 5 – Dessin de calibre mécanique .....                                                                | 27 |
| Figure 6 – Motif de la zone de position des bornes .....                                                    | 27 |
| <br>Tableau 1 – Groupe 1: Dimensions appropriées au montage et à l'interchangeabilité .....                 | 28 |
| Tableau 2 – Groupe 2: Dimensions et tolérances .....                                                        | 32 |
| Tableau 3 – Liste de combinaisons de D, E, M <sub>D</sub> , et M <sub>E</sub> – $e$ = pas de 0,80mm .....   | 33 |
| Tableau 4 – Liste de combinaisons de D, E, M <sub>D</sub> , et M <sub>E</sub> – $e$ = pas de 0,65 mm .....  | 34 |
| Tableau 5 – Liste de combinaisons de D, E, M <sub>D</sub> , et M <sub>E</sub> – $e$ = pas de 0,50 mm .....  | 35 |
| Tableau 6 – Liste de combinaisons de D, E, M <sub>D</sub> , et M <sub>E</sub> – $e$ = pas de 0,40 mm .....  | 36 |
| Tableau 7 – Liste des combinaisons de D, E, M <sub>D</sub> , et M <sub>E</sub> – $e$ = pas de 0,30 mm ..... | 37 |

## COMMISSION ÉLECTROTECHNIQUE INTERNATIONALE

### **NORMALISATION MÉCANIQUE DES DISPOSITIFS À SEMICONDUCTEURS –**

#### **Partie 6-12: Règles générales pour la préparation des dessins d'encombrement des boîtiers des dispositifs à semiconducteurs à montage en surface – Lignes directrices de conception pour les boîtiers matriciels à plots et à pas fins (FLGA)**

### AVANT-PROPOS

- 1) La Commission Electrotechnique Internationale (CEI) est une organisation mondiale de normalisation composée de l'ensemble des comités électrotechniques nationaux (Comités nationaux de la CEI). La CEI a pour objet de favoriser la coopération internationale pour toutes les questions de normalisation dans les domaines de l'électricité et de l'électronique. A cet effet, la CEI – entre autres activités – publie des Normes internationales, des Spécifications techniques, des Rapports techniques, des Spécifications accessibles au public (PAS) et des Guides (ci-après dénommés "Publication(s) de la CEI"). Leur élaboration est confiée à des comités d'études, aux travaux desquels tout Comité national intéressé par le sujet traité peut participer. Les organisations internationales, gouvernementales et non gouvernementales, en liaison avec la CEI, participent également aux travaux. La CEI collabore étroitement avec l'Organisation Internationale de Normalisation (ISO), selon des conditions fixées par accord entre les deux organisations.
- 2) Les décisions ou accords officiels de la CEI concernant les questions techniques représentent, dans la mesure du possible, un accord international sur les sujets étudiés, étant donné que les Comités nationaux de la CEI intéressés sont représentés dans chaque comité d'études.
- 3) Les Publications de la CEI se présentent sous la forme de recommandations internationales et sont agréées comme telles par les Comités nationaux de la CEI. Tous les efforts raisonnables sont entrepris afin que la CEI s'assure de l'exactitude du contenu technique de ses publications; la CEI ne peut pas être tenue responsable de l'éventuelle mauvaise utilisation ou interprétation qui en est faite par un quelconque utilisateur final.
- 4) Dans le but d'encourager l'uniformité internationale, les Comités nationaux de la CEI s'engagent, dans toute la mesure possible, à appliquer de façon transparente les Publications de la CEI dans leurs publications nationales et régionales. Toutes divergences entre toutes Publications de la CEI et toutes publications nationales ou régionales correspondantes doivent être indiquées en termes clairs dans ces dernières.
- 5) La CEI elle-même ne fournit aucune attestation de conformité. Des organismes de certification indépendants fournissent des services d'évaluation de conformité et, dans certains secteurs, accèdent aux marques de conformité de la CEI. La CEI n'est responsable d'aucun des services effectués par les organismes de certification indépendants.
- 6) Tous les utilisateurs doivent s'assurer qu'ils sont en possession de la dernière édition de cette publication.
- 7) Aucune responsabilité ne doit être imputée à la CEI, à ses administrateurs, employés, auxiliaires ou mandataires, y compris ses experts particuliers et les membres de ses comités d'études et des Comités nationaux de la CEI, pour tout préjudice causé en cas de dommages corporels et matériels, ou de tout autre dommage de quelque nature que ce soit, directe ou indirecte, ou pour supporter les coûts (y compris les frais de justice) et les dépenses découlant de la publication ou de l'utilisation de cette Publication de la CEI ou de toute autre Publication de la CEI, ou au crédit qui lui est accordé.
- 8) L'attention est attirée sur les références normatives citées dans cette publication. L'utilisation de publications référencées est obligatoire pour une application correcte de la présente publication.
- 9) L'attention est attirée sur le fait que certains des éléments de la présente Publication de la CEI peuvent faire l'objet de droits de brevet. La CEI ne saurait être tenue pour responsable de ne pas avoir identifié de tels droits de brevets et de ne pas avoir signalé leur existence.

La Norme internationale CEI 60191-6-12 a été établie par le sous-comité 47D: Normalisation mécanique des dispositifs à semiconducteurs, du comité d'études 47: Dispositifs à semiconducteurs.

Cette deuxième édition de la CEI 60191-6-12 annule et remplace la première édition parue en 2002, dont elle constitue une révision technique. La présente édition inclut les modifications significatives suivantes par rapport à l'édition antérieure:

- a) le domaine d'application est étendu afin que la présente norme couvre aussi les FLGA de type carré. Le titre de la norme a été modifié en conséquence. "Type rectangulaire" a été supprimé du titre.
- b) le pas de bille de 0,3 mm a été ajouté;
- c) la référence passe de « référence du corps » à « référence de la bille »;
- d) les listes de combinaison de  $D$ ,  $E$ ,  $M_D$ , et  $M_E$  ont été révisées.

Le texte de la présente norme est issu des documents suivants:

| CDV         | Rapport de vote |
|-------------|-----------------|
| 47D/784/CDV | 47D/795/RVC     |

Le rapport de vote indiqué dans le tableau ci-dessus donne toute information sur le vote ayant abouti à l'approbation de cette norme.

Cette publication a été rédigée selon les Directives ISO/CEI, Partie 2.

Une liste de toutes les parties de la série CEI 60191, sous le titre général *Normalisation mécanique des dispositifs à semiconducteurs*, peut être consultée sur le site web de la CEI.

Le comité a décidé que le contenu de cette publication ne sera pas modifié avant la date de stabilité indiquée sur le site web de la CEI sous "<http://webstore.iec.ch>" dans les données relatives à la publication recherchée. A cette date, la publication sera

- reconduite,
- supprimée,
- remplacée par une édition révisée, ou
- amendée.

**IMPORTANT – Le logo "colour inside" qui se trouve sur la page de couverture de cette publication indique qu'elle contient des couleurs qui sont considérées comme utiles à une bonne compréhension de son contenu. Les utilisateurs devraient, par conséquent, imprimer cette publication en utilisant une imprimante couleur.**

## **NORMALISATION MÉCANIQUE DES DISPOSITIFS À SEMICONDUCTEURS –**

### **Partie 6-12: Règles générales pour la préparation des dessins d'encombrement des boîtiers des dispositifs à semiconducteurs à montage en surface – Lignes directrices de conception pour les boîtiers matriciels à plots et à pas fins (FLGA)**

#### **1 Domaine d'application**

La présente partie de la CEI 60191 fournit les dessins d'encombrement, les dimensions, et les variations recommandées, normalisés pour tous les boîtiers matriciels à plots et à pas fins (FLGA: *Fine-Pitch Ball Grid Array Package*) comportant des pas de bornes inférieurs ou égaux à 0,8 mm.

#### **2 Références normatives**

Les documents de référence suivants sont indispensables pour l'application du présent document. Pour les références datées, seule l'édition citée s'applique. Pour les références non datées, la dernière édition du document de référence s'applique (y compris les éventuels amendements).

CEI 60191(toutes les parties), *Normalisation mécanique des dispositifs à semiconducteurs*

CEI 60191-6, *Normalisation mécanique des dispositifs à semiconducteurs – Partie 6: Règles générales pour la préparation des dessins d'encombrement des dispositifs à semiconducteurs à montage en surface*